ATN3580 系列衰減器芯片在高電阻率硅芯片上集成了薄膜電阻器,以實(shí)現(xiàn)衰減、緊密平坦度和高達(dá) 40 GHz 的回波損耗。該設(shè)計(jì)采用平衡 TEE 電阻結(jié)構(gòu),以確保寬帶寬性能。與傳統(tǒng)的厚膜印刷衰減器相比,薄膜技術(shù)提供了改進(jìn)的功率處理能力。所有 ATN3580 衰減器芯片都指定了它們?cè)?DC 下的衰減。此外,晶圓探針樣品測(cè)試進(jìn)行到 40 GHz,以確保滿足平坦度規(guī)范。